가공업자 수: | E5-2696V4 | 제품 수집: | Xeon 가공업자 E5 v4 가족 |
---|---|---|---|
코드 이름: | 먼저 제품 Broadwell | 수직 세그먼트: | 서버 |
지위: | 발사하는 | 발사 날짜: | Q1'16 |
석판인쇄: | 14Nm | 조건을 사용하십시오: | 서버/기업 |
강조하다: | 도박을 위한 서버 cpu,서버 소형 처리기 |
Xeon E5-2696 v4는 2016년에 인텔에 의해 소개된 64 비트 docosa 핵심 x86 소형 처리기입니다. 이 서버 MPU는 2S 환경을 위해 디자인됩니다. 단 하나 활동적인 핵심을 위한 3.7 GHz의 터보 boostfrequency를 가진 2.2 GHz에 운영해서, 이 MPU에는 150 W의 TDP가 있고 가공 14 nm에 제조 입니다 (Broadwell에 기초를 두어).
유형 | CPU/소형 처리기 |
시장 세분 | 서버 |
가족 | |
모델 번호 | |
빈도 | 2300 MHz |
버스 속도 | 5 GT/s DMI |
시계 승수 | 23 |
포장 | 2011 땅 손가락으로 튀김 칩 땅 격자 배열 |
소켓 | 소켓 2011-3년/R3/LGA2011-3 |
크기 | 2.07" x 2.01"/5.25cm x 5.1cm |
건축술/Microarchitecture:
Microarchitecture | Haswell |
플랫폼 | Grantley EP |
가공업자 핵심 | Haswell EP |
CPUID | 306F2 (SR1XK) |
제조공정 | 0.022 미크론 |
자료 폭 | 64 조금 |
CPU 핵심의 수 | 18 |
실의 수 | 36 |
부동 소수점 단위 | 통합 |
수준 1 시렁 크기 | 18 x 32 KB 8 방법 고정되는 연합 지시 시렁 18 x 32 KB 8 방법 고정되는 연합 자료 시렁 |
보조 캐시 크기 | 18 x 256 KB 8 방법 고정되는 연합 시렁 |
수준 3 시렁 크기 | 45 MB 20 방법 고정되는 연합 공동 시렁 |
다중 처리 | 2개까지 가공업자 |
연장과 기술 |
|
저출력 특징 | SpeedStep 강화된 기술 |
통합 주변 장치/성분 | |
통합 도표 | 아무도 |
기억 관제사 | 관제사의 수: 2 관제사 당 기억 수로: 2 지원된 기억: DDR4 |
다른 주변 장치 |
|
통합 주변 장치/성분:
통합 도표 | 아무도 |
기억 관제사 | 관제사의 수: 2 관제사 당 기억 수로: 2 지원된 기억: DDR4 |
다른 주변 장치 |
|